2008-07-20から1日間の記事一覧

SCLKを下げてみた

SDRAMが応答しないので、システムクロック周波数を下げてみました。これはPLL_DIVレジスタでSSELフィールドに値を書き込むと、その値を分周比としてSCLKを変更できます。 TOPPERS/JSP for BF532では、この値は4になっています。つまり、CCLK = 400Mhzの1/4で…